-
-
Notifications
You must be signed in to change notification settings - Fork 21
/
Copy pathflash.hpp
493 lines (408 loc) · 16.5 KB
/
flash.hpp
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
#pragma once
//=========================================================================//
/*! @file
@brief RX23T/RX24T/RX24U/RX23W グループ・フラッシュ 定義 @n
RX23T はデータフラッシュが無
@author 平松邦仁 ([email protected])
@copyright Copyright (C) 2017, 2025 Kunihito Hiramatsu @n
Released under the MIT license @n
https://github.com/hirakuni45/RX/blob/master/LICENSE
*/
//=========================================================================//
#include "common/io_utils.hpp"
namespace device {
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
/*!
@brief フラッシュ・メモリー・ベース・クラス
*/
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
struct flash_base_t {
static constexpr uint16_t DF_VA_H = 0xFE00; // E2 データフラッシュコマンドアドレス(0xFE00'0000)
static constexpr uint16_t DF_VA_L = 0x0000;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ P/E モードエントリレジスタ (FENTRYR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fentryr_t : public rw16_t<base> {
typedef rw16_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t <io_, bitpos::B0> FENTRY0;
bit_rw_t <io_, bitpos::B7> FENTRYD;
bits_rw_t<io_, bitpos::B8, 8> FEKEY;
};
static inline fentryr_t<0x007F'FFB2> FENTRYR;
//-----------------------------------------------------------------//
/*!
@brief プロテクト解除レジスタ (FPR)
*/
//-----------------------------------------------------------------//
static inline rw8_t<0x007F'C180> FPR;
//-----------------------------------------------------------------//
/*!
@brief プロテクト解除ステータスレジスタ (FPSR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fpsr_t : public ro8_t<base> {
typedef ro8_t<base> io_;
using io_::operator ();
bit_ro_t<io_, bitpos::B0> PERR;
};
static inline fpsr_t<0x007F'C184> FPSR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ P/E モード制御レジスタ (FPMCR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fpmcr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B1> FMS0;
bit_rw_t<io_, bitpos::B3> RPDIS;
bit_rw_t<io_, bitpos::B4> FMS1;
bit_rw_t<io_, bitpos::B6> LVPE;
bit_rw_t<io_, bitpos::B7> FMS2;
};
static inline fpmcr_t<0x007F'C100> FPMCR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ初期設定レジスタ (FISR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fisr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bits_rw_t<io_, bitpos::B0, 5> PCKA;
bits_rw_t<io_, bitpos::B6, 2> SAS;
};
static inline fisr_t<0x007F'C1D8> FISR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュリセットレジスタ (FRESETR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fresetr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> FRESET;
};
static inline fresetr_t<0x007F'C124> FRESETR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ領域選択レジスタ (FASR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fasr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> EXS;
};
static inline fasr_t<0x007F'C104> FASR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ制御レジスタ (FCR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fcr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bits_rw_t<io_, bitpos::B0, 4> CMD;
bit_rw_t <io_, bitpos::B6> STOP;
bit_rw_t <io_, bitpos::B7> OPST;
};
static inline fcr_t<0x007F'C114> FCR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュエクストラ領域制御レジスタ (FEXCR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fexcr_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bits_rw_t<io_, bitpos::B0, 3> CMD;
bit_rw_t <io_, bitpos::B7> OPST;
};
static inline fexcr_t<0x007F'C1DC> FEXCR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ処理開始アドレスレジスタ H (FSARH)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C110> FSARH;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ処理開始アドレスレジスタ L (FSARL)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C108> FSARL;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ処理終了アドレスレジスタ H (FEARH)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007FC120> FEARH;
//-----------------------------------------------------------------//
/*!
@brief フラッシュ処理終了アドレスレジスタ L (FEARL)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C118> FEARL;
//-----------------------------------------------------------------//
/*!
@brief フラッシュライトバッファ n レジスタ (FWBn) (n = 0 ~ 3)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C130> FWB0;
static inline rw16_t<0x007F'C138> FWB1;
static inline rw16_t<0x007F'C140> FWB2;
static inline rw16_t<0x007F'C144> FWB3;
//-----------------------------------------------------------------//
/*!
@brief フラッシュステータスレジスタ 0 (FSTATR0)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fstatr0_t : public ro8_t<base> {
typedef ro8_t<base> in_;
using in_::operator ();
bit_ro_t<in_, bitpos::B0> ERERR;
bit_ro_t<in_, bitpos::B1> PRGERR;
bit_ro_t<in_, bitpos::B3> BCERR;
bit_ro_t<in_, bitpos::B4> ILGLERR;
bit_ro_t<in_, bitpos::B5> EILGLERR;
};
static inline fstatr0_t<0x007F'C1F0> FSTATR0;
//-----------------------------------------------------------------//
/*!
@brief フラッシュステータスレジスタ 1 (FSTATR1)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fstatr1_t : public ro8_t<base> {
typedef ro8_t<base> in_;
using in_::operator ();
bit_ro_t<in_, bitpos::B6> FRDY;
bit_ro_t<in_, bitpos::B7> EXRDY;
};
static inline fstatr1_t<0x007F'C12C> FSTATR1;
//-----------------------------------------------------------------//
/*!
@brief フラッシュエラーアドレスモニタレジスタ H (FEAMH)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C1E8> FEAMH;
//-----------------------------------------------------------------//
/*!
@brief フラッシュエラーアドレスモニタレジスタ L (FEAML)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C1E0> FEAML;
//-----------------------------------------------------------------//
/*!
@brief フラッシュスタートアップ設定モニタレジスタ (FSCMR)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct fscmr_t : public rw16_t<base> {
typedef rw16_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t <io_, bitpos::B8> SASMF;
};
static inline fscmr_t<0x007F'C1C0> FSCMR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュアクセスウィンドウ開始アドレスモニタレジスタ (FAWSMR)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C1C8> FAWSMR;
//-----------------------------------------------------------------//
/*!
@brief フラッシュアクセスウィンドウ終了アドレスモニタレジスタ (FAWEMR)
*/
//-----------------------------------------------------------------//
static inline rw16_t<0x007F'C1D0> FAWEMR;
};
#if defined(SIG_RX23T)
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
/*!
@brief RX23T フラッシュ・メモリー・クラス
*/
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
struct flash_t : public flash_base_t {
static constexpr uint32_t DATA_SIZE = 0; ///< データ・フラュシュ無し
static constexpr uint32_t DATA_BLANK_SIZE = 1; ///< 互換性の為「1」を設定
static constexpr uint32_t DATA_ERASE_SIZE = 1; ///< 互換性の為「1」を設定
static constexpr uint32_t DATA_WORD_SIZE = 0; ///< データ・フラュシュ無し
static constexpr uint32_t ID_NUM = 4; ///< ユニーク ID 数
//-----------------------------------------------------------------//
/*!
@brief ユニーク ID レジスタ n (UIDRn) (n = 0 ~ 3)
*/
//-----------------------------------------------------------------//
static inline ro32_t<0x007F'C350> UIDR0;
static inline ro32_t<0x007F'C354> UIDR1;
static inline ro32_t<0x007F'C358> UIDR2;
static inline ro32_t<0x007F'C35C> UIDR3;
};
#elif defined(SIG_RX24T) || defined(SIG_RX24U)
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
/*!
@brief RX24T/RX24U フラッシュ・メモリー・クラス
*/
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
struct flash_t : public flash_base_t {
static constexpr uint32_t DATA_SIZE = 8192; ///< データフラッシュサイズ
static constexpr uint32_t DATA_BLANK_SIZE = 1024; ///< ブロックサイズ
static constexpr uint32_t DATA_ERASE_SIZE = 1024; ///< ブロックサイズ
static constexpr uint32_t DATA_WORD_SIZE = 1; ///< データワードサイズ
static constexpr uint32_t ID_NUM = 4; ///< ユニーク ID 数
static constexpr uint32_t WRITE_WORD_TIME = 376; ///< 375.5uS (DATA_WORD_SIZE)
static constexpr uint32_t ERASE_BLOCK_TIME = 229400; ///< 229.4mS (DATA_BLOCK_SIZE)
static constexpr uint32_t CHECK_WORD_TIME = 17; ///< 16.1uS (DATA_WORD_SIZE)
static constexpr uint32_t CHECK_BLOCK_TIME = 496; ///< 495.7uS (DATA_BLOCK_SIZE)
//-----------------------------------------------------------------//
/*!
@brief E2 データフラッシュ制御レジスタ (DFLCTL)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct dflctl_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> DFLEN;
};
static inline dflctl_t<0x007F'C090> DFLCTL;
//-----------------------------------------------------------------//
/*!
@brief ROM キャッシュ許可レジスタ (ROMCE)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct romce_t : public rw16_t<base> {
typedef rw16_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> ROMCEN;
};
static inline romce_t<0x0008'1000> ROMCE;
//-----------------------------------------------------------------//
/*!
@brief ROM キャッシュ無効化レジスタ (ROMCIV)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct romciv_t : public rw16_t<base> {
typedef rw16_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> ROMCIV;
};
static inline romciv_t<0x0008'1004> ROMCIV;
//-----------------------------------------------------------------//
/*!
@brief ユニーク ID レジスタ n (UIDRn) (n = 0 ~ 3)
*/
//-----------------------------------------------------------------//
static inline ro32_t<0x007F'C350> UIDR0;
static inline ro32_t<0x007F'C354> UIDR1;
static inline ro32_t<0x007F'C358> UIDR2;
static inline ro32_t<0x007F'C35C> UIDR3;
};
#elif defined(SIG_RX23W)
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
/*!
@brief RX24T/RX24U フラッシュ・メモリー・クラス
*/
//+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++//
struct flash_t : public flash_base_t {
static constexpr uint32_t DATA_SIZE = 8192; ///< データフラッシュサイズ
static constexpr uint32_t DATA_BLANK_SIZE = 1024; ///< ブロックサイズ
static constexpr uint32_t DATA_ERASE_SIZE = 1024; ///< ブロックサイズ
static constexpr uint32_t DATA_WORD_SIZE = 1; ///< データワードサイズ
static constexpr uint32_t ID_NUM = 4; ///< ユニーク ID 数
static constexpr uint32_t WRITE_WORD_TIME = 376; ///< 375.5uS (DATA_WORD_SIZE)
static constexpr uint32_t ERASE_BLOCK_TIME = 229400; ///< 229.4mS (DATA_BLOCK_SIZE)
static constexpr uint32_t CHECK_WORD_TIME = 17; ///< 16.1uS (DATA_WORD_SIZE)
static constexpr uint32_t CHECK_BLOCK_TIME = 496; ///< 495.7uS (DATA_BLOCK_SIZE)
//-----------------------------------------------------------------//
/*!
@brief E2 データフラッシュ制御レジスタ (DFLCTL)
@param[in] base ベース
*/
//-----------------------------------------------------------------//
template <uint32_t base>
struct dflctl_t : public rw8_t<base> {
typedef rw8_t<base> io_;
using io_::operator =;
using io_::operator ();
using io_::operator |=;
using io_::operator &=;
bit_rw_t<io_, bitpos::B0> DFLEN;
};
static inline dflctl_t<0x007F'C090> DFLCTL;
//-----------------------------------------------------------------//
/*!
@brief ユニーク ID レジスタ n (UIDRn) (n = 0 ~ 3)
*/
//-----------------------------------------------------------------//
static inline ro32_t<0x007F'C350> UIDR0;
static inline ro32_t<0x007F'C354> UIDR1;
static inline ro32_t<0x007F'C358> UIDR2;
static inline ro32_t<0x007F'C35C> UIDR3;
};
#endif
typedef flash_t FLASH;
}